

# PRAKTIKUM 2

## PENDALAMAN SIMULASI ISIM



Nama : Septian Bagus Jumantoro

 $Kelas \hspace{1cm} : \hspace{1cm} 1-D4 \hspace{1cm} Teknik \hspace{1cm} Komputer \hspace{1cm} B$ 

NRP : 3221600039

Dosen : Reni Soelistijorin B.Eng., M.T.

Mata Kuliah : Praktikum Rangkaian Logika 2

Hari/Tgl. Praktikum : Jumat, 18 Maret 2022

#### 1. Tujuan

- Mahasiswa dapat mendisain rangkaian dari persamaan Boolean
- Mahasiswa dapat membuat RTL dari rangkaian logika
- Mahasiswa dapat membuat simulasi testbench dari rangkaian logika
- Mahasiswa mampu mendesain dan mensimulasikan rangkaian adder 4 bit

#### 2. Teori

Ketika sebuah rancangan rangkaian diimplementasikan ke dalam FPGA, baik menggunakan metode schematic atau metode HDL, hendaknya perlu diuji agar kita dapat mengetahui hasil/output dari rangkaian tersebut. Proses pengujian rancangan rangkaian ini sering disebut proses simulasi. Melalui proses simulasi, kita dapat mengetahui apakah hasil rancangan rangkaian yang sudah dibuat sudah sesuai dan memenuhi tujuan yang diinginkan atau belum. Proses ini biasanya dilakukan sebelum rancangan rangkaian diimplementasikan ke dalam FPGA. Jadi urutan sebagai berikut:

- 1. Pembuatan rancangan rangkaian (Metode schematic atau metode HDL).
- 2. Proses simulasi rancangan rangkaian.
- 3. Implementasi ke dalam FPGA.

Nantinya, proses simulasi berfungsi untuk mengetahui sekaligus menguji apakah rancangan rangkaian yang telah dibuat mampu berjalan dengan baik atau tidak. Selain itu, lewat proses simulasi dapat diketahui bagaimana output dari rancangan rangkaian tadi. Selanjutnya, proses simulasi membutuhkan suatu bentuk stimulus/pemicu. Stimulus ini akan bertindak sebagai input awal bagi rancangan rangkaian yang hendak diuji. Kemudian, setelah diberikan stimulus maka rancangan rangkaian tersebut dapat diketahui bagaimana hasil outputnya. Keseluruhan proses simulasi ini dilakukan dengan bantuan perangkat lunak (software) yang ada.

Pada umumnya, proses simulasi terbagi atas 2 bentuk yakni:

Bentuk testbench.

Bentuk timing diagram.

## **Timing Diagram**

Proses simulasi dapat diketahui dengan membuat gambar timing diagram. Dengan menggunakan gambar timing diagram, dapat dilihat mengenai kondisi input, output serta hal-hal lain yang terkait. Bentuk *timing diagram* ini dibuat berdasarkan satuan waktu. Pada mulanya, untuk membuat timing diagram ini diperlukan stimulus untuk menentuka kondisi input awal. Selanjutnya, software simulator akan melakukan simulai guna menghasilkan kondisi output sesuai dengan kondisi input tadi.

Cara ini merupakan cara yang sederhana dan mudah dilakukan, apalagi bagi para pegguna awal FPGA, bila dibandingkan dengan bentuk testbench. Hal ini disebabkan karena tampilan

timing diagram yang berupa gambar sehingga memudahkan siapa saja untuk mengamati, menganalisa, dan menjelaskan proses simulasi.



#### **Testbench**

Selain cara pertama, dikenal pula bentuk simulasi yang lain yaitu *testbench*. **Testbench** adalah proses pengujian suatu rancangan rangkaian. Dalam proses perancangan rangkaian, testbench akan menguji design rangkaian apakah sudah sesuai atau belum. Testbench ini dilakukan dengan menggunaan file HDL (berbentuk kode, baik VHDL maupun Verilog). Sehingga berbeda dengan bentuk diagram yang menggunakan gambar sebagai tampilannya, testbench menggunakan kode- kode tulisan sebagai tampilannya. Berikut contoh testbench:

### 3. Alat dan Bahan

- 1. PC yang sudah terinstal ISE 13.1
- 2. Xilinx Spartan 3
- 3. Downloader JTAG USB
- 4. Power Supply 5 volt

#### 4. Langkah Percobaan

#### A. RTL dan Simulasi Test Bench

1. Sebelum melakukan test bench, buatlah sebuah program .vhdl misalnya membuat rangkaian logika AND.

```
Library | EEE;

use | EEE.STD_LOG| C_1164.ALL;

entity Coba1 is

port(

a:in STD_LOG| C;

b:in STD_LOG| C;

y:out STD_LOG| C
```

```
end Coba1;

architecture Behavi or al of Coba1 is
begin

y <= a and b;
end Behavi or al;</pre>
```

2. Kemudian lakukan Synthesize-XST.



Gambar 2. 3 Proses Synthesize-XST

3. Klik 2x pada View RTL Simulation,



4. Kemudian pilih Start with a schematic of the top-level block pada window Set RTL/Tech ViewerStartup Mode kemudian OK.



Gambar 2. 5 Set RTL/Tech Viewer Startup Mode

5. Akan muncul RTL skematik yaitu rangkaian yang sudah kita buat.



Gambar 2. 6 2.6 RTL Skematik

6. Klik 2x di dalam diagram block, maka akan muncul rangkaian logikanya



Gambar 2. 7 Rangkaian Logika AND

7. Kembali ke kode program, jika tidak terdapat error, pilih **Simulation** pada **View** di window kolom **Design** 



Gambar 2. 8 Simulation View

8. Kemudian buat project baru dengan memilih- New Source



**Gambar 2. 9 Membuat New Source** 

9. Pilih **VHDL Test bench** dan isi **file name-**nya dengan nama **main\_tb**, kemudian klik Next.



Gambar 2. 10 VHDL Test Bench

10. Bagian ini menunjukkan tentang file yang akan disimulasikan. Kemudian pilih Next. (Pada gambar 2.10 file yang akan disimulasikan adalah program untuk membuat rangkaian logika "AND" dan nama filenya adalah Coba1)



Gambar 2. 11 VHDL Test Bench

11. Kemudian pilih finish.



12. Setelah itu akan muncul kode dari main\_tb.

```
ENTITY main tb IS
36
   END main tb;
37
   ARCHITECTURE behavior OF main tb IS
38
39
40
        -- Component Declaration for the Unit Under Test (UUT)
41
        COMPONENT coba1
42
        PORT (
43
             a : IN std logic;
44
45
             b : IN std logic;
46
            y : OUT std_logic
47
            );
        END COMPONENT;
48
49
50
       --Inputs
51
       signal a : std logic := '0';
52
53
       signal b : std logic := '0';
54
       --Outputs
55
56
       signal y : std_logic;
57
       -- No clocks detected in port list. Replace <clock> below with
58
       -- appropriate port name
59
60
       constant <clock>_period : time := 10 ns;
```

```
61
62 BEGIN
63
64
       -- Instantiate the Unit Under Test (UUT)
       uut: cobal PORT MAP (
65
66
             a => a,
             b => b,
67
             у => у
68
69
70
       -- Clock process definitions
71
72
       <clock>_process :process
73
      begin
          <clock> <= '0';
74
         wait for <clock>_period/2;
75
         <clock> <= '1';
76
         wait for <clock>_period/2;
77
       end process;
78
79
79
80
       -- Stimulus process
81
82
      stim_proc: process
83
      begin
         -- hold reset state for 100 ns.
84
       wait for 100 ns;
85
86
87 >
         wait for <clock> period*10;
88
89
          -- insert stimulus here
90
91
92
       end process;
94 END;
```

13. Pada source code uut-main\_src, **comment baris program yang dilingkari warna merah.** 

```
59
60
         constant <clock> period : time := 10 ns;
61
        -- Instantiate the Unit Under Test (UUT)
62
63
       uut: coba1 PORT MAP (
              a => a,
b => b,
65
66
              у => у
67
68
       -- Clock process definitions
        <clock>_process :process
69
70
71
         begin
          <clock> <= '0';
72
73
          wait for <clock>_period/2;
          <clock> <= '1';
74
          wait for <clock>_period/2;
75
         end process;
76
77
       -- Stimulus process
78
79
       stim_proc: process
80
          -- hold reset state for 100 ns.
81
          wait for 100 ns;
82
83
          wait for <clock>_period*10;
84
85
```

14. Pada bagian **stim\_proc : process**, ubahlah baris kodenya menjadi seperti skrip 2.2. **Script 2. 2** Membagi periode waktu

```
-- Stimulus process

begin

-- hold reset state for 100 ns.

Wait for 100 ns
;a <=not a;

end process;

-- Stimulus pr
ocess stim proc
1:process begin
-- hold reset state for 100 ns.

Wait for 50 ns
;b <=not b;

end process;
```

"Catatan: Dalam kode diatas, maksudnya adalah waktu sinyal **a** akan high selama 100ns dan lowselama 100ns, demikian juga pada signal **b** akan high selama 50ns dan low selama 50ns."

15. Kemudian Cek syntax, dengan klik kanan pada Behavioral Check Syntax-Run.



16. Kemudian klik kanan **Simulate Behavioral Model-Run** untuk menampilkan simulasi.



Gambar 2. 14 Menampilkan Simulasi Isim

17. Pilih Zoom to full view untuk melihat secara detail.



Gambar 2. 14 Zoom to full view

18. Kemudian akan tampak timing diagram seperti gambar 2.16



Gambar 2. 15 Timing Diagram rangkaian logika AND

"Pada timing diagram gambar 2.16 hanya ketika sinyal a dan b berlogika high, sinyal output akan mengeluarkan logika high (C=A.B) "

#### B. Project 2

1. Buatlah project baru untuk disain decoder 2 to 4. Lakukan seperti langkah sebelumnya. Berikut program decoder 2 to 4.

2. Berikut program testbench.

```
BEGIN
   -- Instantiate the Unit Under Test (UUT)
  uut: decoder PORT MAP (
         a => a,
         d => d
       );
-- Clock process definitions
-- <clock>_process :process
-- begin
     <clock> <= '0';
     wait for <clock>_period/2;
     <clock> <= '1';
     wait for <clock>_period/2;
   end process;
  -- Stimulus process
  stim_proc: process
  begin
     wait for 50 ns;
     a(0) <= not a(0);
  end process;
  stim_proc1: process
  begin
     wait for 100 ns;
     a(1) <= not a(1);
  end process;
END:
```

3. Dan hasil dari simulasinya ditampilkan seperti gambar dibawah ini.



#### 5. Latihan

a. Program VHDL 4 Bit Adder

```
LIBRARY ieee;
USE ieee.std logic 1164.ALL;
ENTITY testbench4bitadder IS
END testbench4bitadder;
ARCHITECTURE behavior OF testbench4bitadder IS
    -- Component Declaration for the Unit Under Test (UUT)
    COMPONENT adder4bit
    PORT (
         a : IN std_logic_vector(3 downto 0);
         b : IN std_logic_vector(3 downto 0);
         cin : IN std_logic;
sum : OUT std_logic_vector(3 downto 0);
cout : OUT std_logic;
         V : OUT std_logic
    END COMPONENT;
   signal a : std_logic_vector(3 downto 0) := (others => '0');
   signal b : std_logic_vector(3 downto 0) := (others => '0');
   signal cin : std_logic := '0';
 --Outputs
  signal sum : std logic vector(3 downto 0);
   signal cout : std_logic;
   signal V : std_logic;
   -- No clocks detected in port list. Replace <clock> below with
   -- appropriate port name
BEGIN
         -- Instantiate the Unit Under Test (UUT)
   uut: adder4bit PORT MAP (
          a \Rightarrow a
          b \Rightarrow b,
          cin => cin,
          sum => sum,
          cout => cout,
          V => V
```

```
-- Stimulus process
  stim_proc: process
  begin
     wait for 50 ns;
                       a(0) <= not a(0);
                       b(0) <= not b(0);
  end process;
      stim_proc1: process
    wait for 100 ns;
                         a(1) <= not a(1);
                        b(1) \le not b(1);
  end process;
       stim_proc2: process
  begin
    wait for 200 ns;
                        a(2) <= not a(2);
                       b(2) <= not b(2);
  end process;
     stim_proc3: process
     wait for 400 ns;
                        a(3) \le not a(3);
                       b(3) \le not b(3);
  end process;
END;
```

## b. Tampilkan RTL Schematics



## c. Tampilkan Timing diagram



#### d. Tabel Kebenaran

|     | Α  |    |    |    | В  |    |    |    | SUM       |    |    |    | CARRY |
|-----|----|----|----|----|----|----|----|----|-----------|----|----|----|-------|
| Cin | А3 | A2 | A1 | A0 | В3 | B2 | B1 | В0 | <b>S3</b> | S2 | S1 | S0 | Cout  |
| 0   | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0         | 0  | 0  | 0  | 0     |
| 0   | 0  | 0  | 0  | 1  | 0  | 0  | 0  | 1  | 0         | 0  | 1  | 0  | 0     |
| 0   | 0  | 0  | 1  | 0  | 0  | 0  | 1  | 0  | 0         | 1  | 0  | 0  | 0     |
| 0   | 0  | 0  | 1  | 1  | 0  | 0  | 1  | 1  | 0         | 1  | 1  | 0  | 0     |
| 0   | 0  | 1  | 0  | 0  | 0  | 1  | 0  | 0  | 1         | 0  | 0  | 0  | 0     |
| 0   | 0  | 1  | 0  | 1  | 0  | 1  | 0  | 1  | 1         | 0  | 1  | 0  | 0     |
| 0   | 0  | 1  | 1  | 0  | 0  | 1  | 1  | 0  | 1         | 1  | 0  | 0  | 0     |
| 0   | 0  | 1  | 1  | 1  | 0  | 1  | 1  | 1  | 1         | 1  | 1  | 0  | 0     |
| 0   | 1  | 0  | 0  | 0  | 1  | 0  | 0  | 0  | 0         | 0  | 0  | 0  | 1     |
| 0   | 1  | 0  | 0  | 1  | 1  | 0  | 0  | 1  | 0         | 0  | 1  | 0  | 1     |
| 0   | 1  | 0  | 1  | 0  | 1  | 0  | 1  | 0  | 0         | 1  | 0  | 0  | 1     |
| 0   | 1  | 0  | 1  | 1  | 1  | 0  | 1  | 1  | 0         | 1  | 1  | 0  | 1     |
| 0   | 1  | 1  | 0  | 0  | 1  | 1  | 0  | 0  | 1         | 0  | 0  | 0  | 1     |
| 0   | 1  | 1  | 0  | 1  | 1  | 1  | 0  | 1  | 1         | 0  | 1  | 0  | 1     |
| 0   | 1  | 1  | 1  | 0  | 1  | 1  | 1  | 0  | 1         | 1  | 0  | 0  | 1     |
| 1   | 1  | 1  | 1  | 1  | 1  | 1  | 1  | 1  | 1         | 1  | 1  | 1  | 1     |

## 6. ANALISA

|     | No.                                                                       |
|-----|---------------------------------------------------------------------------|
|     | Dates                                                                     |
|     | Ber donartian percabaan membuat rangkaian A. Bit cidder menggarakan       |
|     | Software Xilinx, diketabui bahura rangkulan Abit addar merupukan          |
|     | rampaion penambahan dalam bentuk biner, dimuna tersusun dari sulangan     |
|     | 4 full adder yang disalukan. Unluk rumusnya sendiri sebagai barkut:       |
|     | Sum - (A OB) OC                                                           |
|     | Corry: AB+C (AOB)                                                         |
|     | Untuk Simulasi, Seperti biasa menganatinya dargan membuat scurce cide     |
|     | Programmy. Kada pragram ada beberapa hal yang perlu diperhaliwan, seperti |
|     | Reda bagian Stimulus Process Karrena bagian tersebut harqura un his       |
|     | membentuk gelombang yang tampit pada timing diagram                       |
| 1.) |                                                                           |
|     | KESIMPULAN                                                                |
|     | Berdasarkan percaban tersebut dapat disimpulkan bahwa untuk menampulkan   |
|     | gambar rangkaian dapat menggunakan filur view Schenatic KTL, dan          |
|     | untuk menampilkan timing diagramnya dapat menggunakan ISIM Simulata       |
|     |                                                                           |